Навигация
Главная
Новости
Ресурсы
 Книги
 Справочники
 Статьи
Файловый архив
 Журналы
 Книги
 Справочники
 Просто софт
 Софт по электронике
Обратная связь
Карта сайта

СКБ КриптоНет


Книги

Уважаемый читатель!
Публикация данного документа не преследует за собой никакой коммерческой выгоды. Но такие документы способствуют профессиональному и духовному росту читателей и являются рекламой бумажных изданий таких документов. Все авторские права сохраняются за правообладателем.
За содержание книги ответственность несут ее авторы.

Таблица 3.13. Характеристики представителей семейства процессоров Р6
Pentium Pro
Базовый процессор Р6 с кэш-памятью второго уровня объемом
256 Кбайт, 512 Кбайт или 1 Мбайт, работающей на частоте процессора
Pentium II
Р6 с кэш-памятью второго уровня объемом 512 Кбайт, работающей на
половине частоты процессора
Pentium II Xeon
Р6 с кэш-памятью второго уровня объемом 512 Кбайт, 1 или 2 Мбайт,
работающей на частоте процессора
Celeron
Р6 без кэш-памяти второго уровня
Celeron-A
Р6 с кэш-памятью второго уровня объемом 128 Кбайт, работающей на
частоте процессора
Pentium III
Р6 с набором инструкций SSE (MMX2), кэш-память второго уровня
объемом 512 Кбайт работает на половине частоты процессора
Pentium IIPE
Р6 с кэш-памятью второго уровня объемом 256 Кбайт, работающей на
частоте процессора
Pentium III Xeon
Р6 с набором инструкций SSE (MMX2), кэш-память второго уровня
объемом 512 Кбайт, 1 или 2 Мбайт работает на частоте процессора
Динамическое выполнение
Благодаря динамическому выполнению процессор может параллельно обрабатывать большое количество команд. Основные особенности динамического выполнения следую­щие:
■  множественное предсказание ветвлений; это средство предназначено для прогно­зирования значения счетчика команд при выполнении команд ветвления;
■  анализ потока данных, благодаря которому можно получить информацию, необхо­димую для планирования выполнения команд, независимо от их первоначального порядка в программе;
■  упреждающее выполнение, которое "предугадывает" изменения счетчика команд и выполняет команды, результаты которых, вероятно, вскоре понадобятся.
Двойная независимая шина
Другим новшеством Р6 является архитектура двойной независимой шины. Процессор имеет две шины данных: одну — для системы (системной платы), другую — для кэш­памяти. Благодаря этому существенно повысилось быстродействие кэш-памяти.
Другие улучшения
Наконец, в архитектуре Р6 были расширены вычислительные возможности супер­скаляра процессоров Р5: добавлены новые устройства выполнения команд, а команды разбиты на специальные микрооперации. Можно сказать, что команды CISC реализованы как последовательности команд RISC. Сложность команд уровня RISC ниже, и потому организовать их более эффективную обработку в параллельно работающих устройствах выполнения команд гораздо проще.

Если Вы найдете какие либо опечатки, ошибки или подозрительные неточности то обязательно сообщите об этом администрацию сайта (Сделать это можно здесь)


[ Вернуться назад ]

ТОП 10
Файлы:

  1. Карманный справочник по электронике
  2. Цифровая схемотехника
  3. Азбука разработчика цифровых устройств
  4. sPlan или RusPlan v.6.0.0.1
  5. Основы теории цепей
  6. Основы языка VHDL
  7. Справочник по полупроводниковым приборам
  8. UNILOGIC - Логический анализатор для PC
  9. Справочник по расчету параметров катушек индуктивности
  10. Программирование однокристальных микропроцессоров



Новости:

  1. В 3D-принтере лазер заменили солнечным лучом
  2. Нановолокна упростят лечение рака
  3. Квантовый компьютер: IBM переходит к практике
  4. Конференции «Форум разработчиков цифровой электроники»
  5. Магнитогорские андроиды завоюют российский рынок
  6. Создана "глушилка" болтунов, теперь там где надо будет тихо
  7. Создан компактный ветрогенератор на пьезоэлементах
  8. Робот-гепард поставил рекорд скорости
  9. Механическая рука DARPA удивляет ловкостью
  10. Создан пульт дистанционного управления мозгом

Электроника это просто1
Copyright © electronic.com.ua 2007-2024